第88章 “盘古”效率革命 - 设计流程的重塑(2/4)
,“盘古”生成的布局面积比商业工具小了5,这意味着更低的芯片成本和功耗。
对设计流程的积极影响: 报告还引用了多位参与“启明二号”项目的后端工程师的反馈。像张伟这样的年轻工程师表示:“‘盘古’虽然现在还是命令行操作,但感觉它的算法更‘聪明’,特别是在处理拥塞和复杂时钟树方面,比se更有效率。而且它生成的日志信息也更清晰,更容易定位问题。”
另一位资深工程师则评价道:“‘盘古’让我们在后端物理实现阶段有了更多的选择和武器。以前遇到难题只能死磕商业工具的参数,现在可以试试‘盘古’,往往能带来意想不到的效果。这确实改变了我们的工作方式。”
报告最后给出了一个保守的估算:综合考虑迭代次数减少、运行时间缩短以及问题解决效率的提升,“盘古”p&r引擎的应用,至少为“启明二号”项目的后端物理设计阶段,节省了三到四周的宝贵时间!
这份报告在技术委员会内部传阅时,引起了巨大的反响。
顾维钧这位一向严谨的模拟电路专家,看完报告后也忍不住赞叹:“志远,你们这个‘盘古’,真是了不起!能够在这么短的时间内,在p&r这个核心领域取得如此大的突破,甚至在实际项目中展现出超越商业工具的潜力,这在业界是难以想象的!”
陈家俊作为直接受益者,更是激动不已:“是啊!节省三到四周!这对于我们这种需要快速迭代、抢占市场窗口的产品来说,简直是无价之宝!有了‘盘古’,我们以后设计芯片的底气就更足了!”
林轩则露出了欣慰的笑容。他当初力排众议,投入巨资和资源豪赌自研eda,看中的正是这种潜力。“志远,报告我看了,数据很扎实,结论令人振奋。这充分证明了我们当初的战略决策是完全正确的!”
他接着说道:“但我们不能满足于此。‘盘古’目前还只是在p&r的特定环节、特定模块上展现了优势。我们的目标,是打造一个覆盖芯片设计全流程(从前端综合到后端验证)的、高效、智能、自主可控的eda平台!这次的成功,应该成为我们加速前进的新!”
李志远立刻汇报了“盘古”团队的下一步计划:“林总,各位领导,我们已经根据‘启
本章还未完,请点击下一页继续阅读>>>